## **Lecture4 System Init**

## 计算机启动

# 启动流程: 从上电到等待用户输入



- 内核启动的两个任务
- 1. 配置页表并开启虚拟内存机制,允许使用虚拟地址
  - Q: 开启地址翻译的前一行指令使用物理地址, 开启后立即使用虚拟地址, 前后如何衔接?
  - A: 低地址部分物理内存和虚拟内存相等,即可衔接(tricky)
- 2. 配置异常向量表并打开中断,允许"双循环"
  - 1. Exception/syscalls->异常向量表->handler
  - 2. Interrupt->异常向量表->handler

## 内核代码加载与运行

## 树莓派上电

- 1. 板子上电之后固定从0x0地址运行firmware(bootloader)
- 2. 然后再由这段代码去初始化CPU、SDRAM等
- 3. 最后再加载内核、根文件系统到内存,实现系统启动

### 入口函数位置

• CPU从预定义的RAM地址读取第一行代码,由硬件厂商决定、

树莓派: 32位为0x8000, 64位为0x80000

x86: 0x7C00

## ChCore启动代码

有 boot 和 kernel 两个目录

ICS得好好复习复习(内存结构方面)!!!

1. boot目录:编译后放在.init段,低地址范围(bootloader)

2. kernel目录:编译后放在.text段,高地址范围

# ChCore内核的起始地址 (编译脚本)

boot/image.h

```
6 #define KERNEL_VADDR
                                    0xffffff00000000000
   #define TEXT_OFFSET
                                    0x80000
64 set(BINARY_KERNEL_IMG_PATH "CMakeFiles/kernel.img.dir")
65 set(init_object
           "${BINARY_KERNEL_IMG_PATH}/${BOOTLOADER_PATH}/start.S.o
          ${BINARY_KERNEL_IMG_PATH}/${BOOTLOADER_PATH}/mmu.c.o
68
          ${BINARY_KERNEL_IMG_PATH}/${BOOTLOADER_PATH}/tools.S.o
          ${BINARY_KERNEL_IMG_PATH}/${BOOTLOADER_PATH}/init_c.c.o
69
70
          ${BINARY_KERNEL_IMG_PATH}/${BOOTLOADER_PATH}/uart.c.o*
    list(
        APPEND
        _init_sources
        init/start.S
        init/mmu.c
        init/tools.S
        init/init_c.c
        peripherals/uart.c)
```

CMakeLists.txt

scripts/linker-aarch64.lds.in

```
1 #include "../boot/image.h"
 2
3 SECTIONS
4 {
 5
       . = TEXT_OFFSET;
 6
       img_start = .;
 7
       init : {
 8
           ${init_object}
9
10
11
       . = ALIGN(SZ_16K);
12
13
       init_end = ABSOLUTE(.);
14
```

通过编译脚本控制内核二进制布局

15

.代表当前位置,一开始赋值为 TEXT\_OFFSET

.o 文件的位置不能换,因为一开始必须执行 start.s.o 以初始化

# 内核运行的第一行代码:准备进入EL1

```
10 BEGIN_FUNC(_start)
                                                                初始时CPU运行在EL3
11
      mrs x8, mpidr_el1 /* move core ID to x8 */
      and x8, x8, #0xFF /* mask */
                                                                  (由硬件厂商决定)
12
13
      cbz x8, primary /* compare branch zero */
46 primary:
47
48
      /* Turn to el1 from other exception levels. */
                                                       设置当前EL为EL1(内核的运行级)
49
      arm64_elX_to_el1
50
51
      /* Prepare stack pointer and jump to C. */
52
      adr
             x0, boot_cpu_stack // only used for boot
                                                       设置启动时用的栈(用于C的函数调用)
53
      add
             x0, x0, #0×1000
54
      mov
             sp, x0
55
                                                       跳转到C代码(不再返回到_start函数)
56
      bl init_c
57
58
      /* Should never be here */
59
      b
60 END_FUNC(_start)
```

boot/start.S

Arm不一定启动在EL3,所以需要去设置EL等级——by arm64\_e1x\_to\_e11

```
65 BEGIN_FUNC(arm64_elX_to_el1)
66 mrs x9, CurrentEL // read from a reg, decided by the board
         cmp x9, CURRENTEL_EL1
        beq .Ltarget // if EL1, no need to eret, just ret
         cmp x9, CURRENTEL_EL2
         beq .Lin_el2 // if EL1, need to eret from EL2
        mrs x9, scr_el3 // scr: secure configure reg
         mov x10, SCR_EL3_NS | SCR_EL3_HCE | SCR_EL3_RW
        orr x9, x9, x10
         msr scr_el3 x9
         // Set the return address and exception level.
        adr x9, .Ltarget
msr elr_el3, x9 // elr: exeception link reg
mov x9, SPSR_ELX_DAIF | SPSR_ELX_EL1H
 81
82
83
84
85
        msr spsr_el3, x9
129
130
         isb
         eret
131
     .Ltarget:
         ret // retaddr in x30
    END_FUNC(arm64_elX_to_el1)
```

树莓派启动后,CPU运行在EL3 (后面代码起作用的主要是\_el3相关部分)

设置scr\_el3寄存器: NS、HCE、RW(后一页)

#### 为eret做准备:

- 1. 设置EL3的exception link register (返回地址)
- 2. 设置EL3的状态寄存器SPSR

(D: debug; A: error; I: interrupt; F: fast interrupt)

isb; memory barrier, 保证顺序执行 eret, 跳到 <u>Ltarget</u>, 同时进入EL1

ret: 返回到start.S的50行

b1指令不需要栈也可以ret,因为 x30 寄存器是返回值寄存器(link register: 1r)

16

#### 回到 boot/start.S

```
46 primary:
        /* Turn to el1 from other exception levels. */
    bl arm64_elX_to_el1
50
        /* Prepare stack pointer and jump to C. */
adr x0, boot_cpu_stack // only used for boot
52
53
       adr
                 x0, x0, #0×1000
        add
54
        mov
                 sp, x0
55
56
57
        bl init_c __
58
        /* Should never be here */
60 END_FUNC(_start)
```

#### 设置栈为boot cpu stack, 之后就可以调C函数

- 问:为什么调C函数之前要设置栈?
- 问:栈的大小是多少?为什么够?

#### 注意,本页代码依然在boot目录

#### boot/init c.c

```
#include "image.h"
4 typedef unsigned long u64;
 #define INIT_STACK_SIZE 0x1000
 char boot_cpu_stack[PLAT_CPU_NUMBER][INIT_STACK_SIZE] ALIGN(16);
void init_c(void)
       /* Clear the bss area for the kernel image */
       clear_bss();
       /* Initialize UART before enabling MMU. */
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
       early_uart_init();
       uart_send_string("boot: init_c\r\n");
       wakeup_other_cores(); // no need for gemu
       /* Initialize Boot Page Table. */
       uart_send_string("[BOOT] Install boot page table\r\n");
       init_boot_pt();
       /* Enable MMU. */
       el1_mmu_activate();
       uart_send_string("[BOOT] Enable el1 MMU\r\n");
       /* Call Kernel Main. */
       uart_send_string("[BOOT] Jump to kernel main\r\n");
        start_kernel(secondary_boot_flag);
       /* Never reach here */
```

因为栈是从上到下增长的,而启动时内存地址是从下往上分配的,所以得将boot\_cpu\_stack加上 0x1000后作为栈底,即栈的大小为4K

Q1回答: C语言会有压栈操作(参数传递、Caller-saved、Callee-saved)

Q2回答: 栈的大小是4K, 跑boot程序是够的, 且不允许调用递归

# 从 /boot 到 /kernel



#### kernel/head.S

scripts/linker-aarch64.lds.in

start kernel位于高地址段: 0xffffff000000000 + init end

问: start kernel在物理内存中实际上紧邻着init (低地址) , 为什么可以跳到高地址段执行它?

完成换栈操作,开始调用main函数

Q:为什么可以跳到高地址执行start\_kernel? (最最tricky的地方)

## 页表初始化

# 回到 boot/<u>init\_c</u>:页表初始化

```
e ALIGN(n) __attribute__((__aligned__(n))
bt_ttbr0_l0[PTP_ENTRIES] ALIGN(PTP_SIZE);
bt_ttbr0_l1[PTP_ENTRIES] ALIGN(PTP_SIZE);
bt_ttbr0_l2[PTP_ENTRIES] ALIGN(PTP_SIZE);
                                                                                                                                              ot_ttbr1_l0[PTP_ENTRIES] ALIGN(PTP_SIZE);
ot_ttbr1_l1[PTP_ENTRIES] ALIGN(PTP_SIZE);
ot_ttbr1_l2[PTP_ENTRIES] ALIGN(PTP_SIZE);
void init_c(void)
                                                                                      40 void init_boot_pt(void)
                                                                                     41 {
42
43
44
                                                                                                                                     6 /* Physical memory address space: 0-16 7 #define PHYSMEM_START (0x0UL) 8 #define PHYSMEM_BOOT_END (0x10000000UL)
     /* Clear the bss area for the kernel image */
                                                                                                u32 start_entry_idx;
                                                                                                u32 end_entry_idx;
                                                                                                u32 idx;
                                                                                                                                     9 #define PERIPHERAL_BASE (0x20000000UL)
     /* Initialize UART before enabling MMU. */
                                                                                     45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
                                                                                                u64 kva;
                                                                                                                                        #define PHYSMEM_END (0x40000000UL)
     early_uart_init();
     uart_send_string("boot: init_c\r\n");
                                                                                                /* TTBR0_EL1 0-1G */
                                                                                                boot_ttbr0_l0[0] = ((u64) boot_ttbr0_l1) | IS_TABLE | IS_VALID;
boot_ttbr0_l1[0] = ((u64) boot_ttbr0_l2) | IS_TABLE | IS_VALID;
     wakeup_other_cores(); // no need for qemu
     /* Initialize Boot Page Table. */
uart_send_string("[B00T] Install boot page table\r\n");
                                                                                                /* Usable memory: PHYSMEM_START ~ PERIPHERAL_BASE */
                                                                                                start_entry_idx = PHYSMEM_START / SIZE_2M;
end_entry_idx = PERIPHERAL_BASE / SIZE_2M;
      init_boot_pt();
                                                                                                                                                                  ) 为什么是2M?
     /* Enable MMU. */
     el1_mmu_activate();
                                                                                                /* Map each 2M page */
    uart_send_string("[BOOT] Enable el1 MMU\r\n");
                                                                                                for (idx = start_entry_idx; idx < end_entry_idx; ++idx) {</pre>
                                                                                                      boot_ttbr0_l2[idx] = (PHYSMEM_START + idx * SIZE_2M)
     /* Call Kernel Main. */
                                                                                                            | UXN  /* Unprivileged execute never */
| ACCESSED /* Set access flag */
    uart_send_string("[BOOT] Jump to kernel main\r\n");
start_kernel(secondary_boot_flag);
                                                                                                            Never reach here */
                                                                                      62
```

size of one page table page PTP\_SIZE 4096

boot/raspi3/init/mmu.c

TTBR就相当于是x86中的CR3(存放Page-Directory Base, 页表的基地址)

Q: 那为什么要用TTBRO ELO和TTBR1 EL1两个寄存器呢?

A: 因为ARM的虚拟内存只有48位,中间一段空间不用。0x0000大头的地址空间用TTBR0 EL1来翻

译, 0xffff打头的地址空间用TTBR1 EL1来翻译(相当于CR3被切分成两半)



Q: 为什么代码中是 ttbr0\_10 和 ttbr0\_11?

A: 我们有四级页表,IO和I1分别代表LO页表页和L1页表页,零级页表指向一级页表,一级页表指向二 级页表

树莓派的内存一共4G,0~1G是我们可以使用的物理内存,2G~4G是外设映射的内存

Q: 为什么要用2M?

A: 因为设置的是L2的大页,大小为2M

# 2M大页与L2页表项



块描述符:指向大页

# 回到 <u>init\_c</u>: 页表初始化

```
40 void init_boot_pt(void)
41 {
           u32 start_entry_idx;
42
43
44
           u32 end_entry_idx;
           u32 idx;
45
46
47
            u64 kva;
            /* TTBR0_EL1 0-1G */
           boot_ttbr0_[0[0] = ((u64) boot_ttbr0_l1) | IS_TABLE | IS_VALID;
boot_ttbr0_l1[0] = ((u64) boot_ttbr0_l2) | IS_TABLE | IS_VALID;
48
49
50
51
52
53
54
55
56
57
58
59
60
61
            /* Usable memory: PHYSMEM_START ~ PERIPHERAL_BASE */
           start_entry_idx = PHYSMEM_START / SIZE_2M;
end_entry_idx = PERIPHERAL_BASE / SIZE_2M;
            /* Map each 2M page */
            for (idx = start_entry_idx; idx < end_entry_idx; ++idx) {
  boot_ttbr0_l2[idx] = (PHYSMEM_START + idx * SIZE_ZM)</pre>
                         | UXN  /* Unprivileged execute never */
| ACCESSED /* Set access flag */
| INNER_SHARABLE /* Sharebility */
                          I NORMAL_MEMORY /* Normal me
                          | IS_VALID;
```

```
17 #define INNER_SHAREABLE (0x3)

18 /* Please search main_ell for these memory types. */

19 #define NORMAL_MEMORY (0x4)

20 #define DEVICE_MEMORY (0x0)

63

64

65  /* Peripheral memory: PERIPHERAL_BASE ~ PHYSMEM_END */

66

67  /* Raspi3b/3b+ Peripherals: 0x3f 00 00 00 - 0x3f ff ff ff */

68  start_entry_idx = end_entry_idx;

69  end_entry_idx = end_entry_idx;

70

71  /* Map each ZM page */

72  for (idx = start_entry_idx; idx < end_entry_idx; ++idx) {

   boot_ttbr0_l2[idx] = (PHYSMEM_START + idx * SIZE_ZM)

   I UXN  /* Unprivileged execute never */

   I ACCESSED /* Set access flag */

   I DEVICE_MEMORY /* Device memory */ // non-cachable

   I IS_VALID;

78

}
```

映射完内存地址(左)后,映射设备地址(右)

• 问:设备内存与物理内存有什么区别?

• 问:为什么要设置为 non-cachable?

Q:设备内存与物理内存有什么区别?

A:设备内存不是真实的内存,是设备映射在内存上的地址(MMIO),对应的是设备上的寄存器

O: 为什么要设置成non-cachable?

A: 因为设备寄存器的值会变,而如果存入到cache中在CPU看来就不会变(要做轮询)

物理地址并不是百分百都是物理内存,还有可能是设备的地址

つに

# 回到 init\_c: 页表初始化

```
* TTBR1_EL1 0-1G 设置TTBR1页表 (高地址使用)
* KERNEL_VADDR: L0 pte index: 510; L1 pte index: 0; L2 pte index: 0.
83
84
85
          kva = KERNEL_VADDR;
          boot_tbr1_l0[GET_L0_INDEX(kva)] = ((u64) boot_ttbr1_l1)
86
87
                                                                                               37 #define GET_L1_INDEX(x) (((x) >> (12 + 9 + 9)) & 0x
38 #define GET_L2_INDEX(x) (((x) >> (12 + 9)) & 0x1ff)
                | IS_TABLE | IS_VALID;
          boot_tbr1_l1[GET_L1_INDEX(kva)] = ((u64) boot_ttbr1_l2)
88
                | IS_TABLE | IS_VALID;
89
90
91
92
93
94
95
96
97
98
99
          start_entry_idx = GET_L2_INDEX(kva);
          /* Note: assert(start_entry_idx == 0) */
          end_entry_idx = start_entry_idx + PHYSMEM_BOOT_END / SIZE_2M;
          /* Note: assert(end_entry_idx < PTP_ENTIRES) */
                                                                                                               对比设置 TTBR0:
           * Map each 2M page
           * Usuable memory: PHYSMEM_START ~ PERIPHERAL_BASE
                                                                                                               设置的方式相同,虚拟地址范围不同
          for (idx = start_entry_idx; idx < end_entry_idx; ++idx) {
   boot_ttbr1_l2[idx] = (PHYSMEM_START + idx * SIZE_2M)</pre>
                                                                                            55
56
57
58
59
60
                     | UXN /* Unprivileged execute never */
| ACCESSED /* Set access flag */
| INNER_SHARABLE /* Sharebility */
101
                                                                                                      for (idx = start_entry_idx; idx < end_entry_idx; ++idx) {
  boot_ttbr0_l2[idx] = (PHYSMEM_START + idx * SIZE_2M)</pre>
102
                                                                                                               I UXN /* Unprivileged execute never */
I ACCESSED /* Set access flag */
I INNER_SHARABLE /* Sharebility */
103
                     | NORMAL_MEMORY /* Normal memory */
104
105
                     | IS_VALID;
                                                                                                                  NORMAL_MEMORY /* Normal memory */
                                                                                             61
                                                                                                                                            设置TTBR0页表 (低地址使用
```

这里是在初始化高地址区域, 与低地址基本类似

然后这里的高地址和低地址映射到同一块物理内存上

## 页表设置完, 开启翻译

依然是 init c.c

```
66 void init_c(void)
67 {
68
        /* Clear the bss area for the kernel image */
69
70
71
72
       clear_bss();
       /* Initialize UART before enabling MMU. */
       early_uart_init();
73
74
75
76
77
       uart_send_string("boot: init_c\r\n");
       wakeup_other_cores(); // no need for gemu
       /* Initialize Boot Page Table. */
78
79
80
81
82
83
       uart_send_string("[BOOT] Install boot page tabl ⟨\r\n");
       init_boot_pt();
       /* Enable MMU. */
el1_mmu_activate(); 用汇编写的函数,为什么?
       uart_send_string("[BOOT] Enable el1 MMU\r\n");
85
86
       /* Call Kernel Main. */
       uart_send_string("[BOOT] Jump to kernel main\r\n");
87
       start_kernel(secondary_boot_flag);
88
89
       /* Never reach here */
```

```
x29, x30, [sp, #-16]!
x29, sp
     invalidate_cache_all
/* Invalidate TLB */
tlbi vmalle1is
i sb
dsb
            ialize Memory Attribute Indirection Register */
x8, -MMU_MAIR_ATTR1 | MMU_MAIR_ATTR2 | MMU_MAIR_ATTR3
             mair_el1, x8
/* Initialize TCR_EL1 */
/* set cacheable attributes on translation walk */
/* (SMP extensions) non-shareable, inner write-back write-allocate */
ldr x8, -MMU_TCR_FLAGS1 | MMU_TCR_FLAGS0 | MMU_TCR_IPS | MMU_TCR_AS
             tcr_el1, x8 // translation control reg
/* Write ttbr with phys addr of the translation table */
adrp x8, boot_ttbr0_l0
msr ttbr0_el1, x8 将页表的物理地址,
             X8, boot_ttbr0_ell, x8 将贝表的物理地址。
X8, boot_ttbr1_l0 写入 TTBR0 和 TTBR1
mrs x8, sctlr_el1
/* Enable MMU */
/* Leadle MMU */
/* Disable alignment checking */
bic x8, x8, #SCTLR_ELI_SA
bic x8, x8, #SCTLR_ELI_SA
bic x8, x8, #SCTLR_ELI_SA
orr x8, x8, #SCTLR_ELI_SA
2. 设置x8某些bit为1 (开关)
                                                     3. 将x8写回sctlr el1寄
/* Data accesses Cacheable */
orr x8, x8, #SCTLR_EL1_C
orr x8, x8, #SCTLR_EL1_C

/* Instruction access Cacheable */

orr x8, x8, #SCTLR_EL1_I
             x29, x30, [sp], #16 // opposite to 226, push/pop
```

O: 为什么要用汇编写?

A:对于一些System ISA, C语言并不支持(比如控制页表),所以需要回到汇编

• 将x8写回SCLTR EL1之后开始虚拟地址翻译



内存分为**物理内存(normal memory)**和**设备虚拟化地址(device memory)** 

```
6 /* Physical memory address space: 0-1G */
7 #define PHYSMEM_START (0x0UL)
8 #define PHYSMEM_BOOT_END (0x10000000UL)
9 #define PERIPHERAL_BASE (0x20000000UL)
10 #define PHYSMEM_END (0x40000000UL)
```

树莓派3b+里面物理内存的地址是(0~0x3f000000),设备地址是(0x3f000000~4G)

Main peripherals(0x3f000000~1G), ARM Local peripherals(1G~4G)

配置完页表后,物理内存中所有的地址都会在Kernel中有映射,但只有0~1G的空间(包含normal memory和一定大小的设备地址)会在userspace(低地址)中有映射

# 开启页表前后

依然是 init c.c

#### 执行267行,为何能顺利执行?

- 页表不是在低地址区域 (0-1G) 么?
- 虚拟地址和物理地址完全相同
- 回想下页表中的映射 (TTBR1)

看看上面的内存分布图就能明白

```
66 void init_c(void)
         /* Clear the bss area for the kernel image */
        clear_bss();
        /* Initialize UART before enabling MMU. */
        early_uart_init();
        uart_send_string("boot: init_c\r\n");
74
75
76
77
        wakeup_other_cores(); // no need for qemu
       /* Initialize Boot Page Table. */
uart_send_string("[BOOT] Install boot page table\r\n");
        init_boot_pt();
        el1_mmu_activate();
83
        uart_send_string("[BOOT] Enable el1 MMU\r\n");
84
85
        /* Call Kernel Main. */
       uart_send_string("[BOOT] Jump to kernel main\r\n");
start_kernel(secondary_boot_flag);
87
88
        /* Never reach here */
```

#### start kernel位于高地址段:

- 0xffffff0000000000 + init end
- 从 init c (低地址范围) 跳过去后
- 高地址范围的地址已经被映射
- 栈在 start kernel 已经换成了高地址

## 异常向量表初始化

# 异常向量表初始化(kernel/main.c)

```
void main(paddr_t boot_flag)
        u32 \text{ ret} = 0:
        /* Init big kernel lock */
kernel_lock_init();
        kinfo("[ChCore] lock init finished\n");
        BUG_ON(ret != 0);
        kinfo("[ChCore] uart init finished\n");
#ifdef CHCORE_KERNEL_TEST
        lab2_test_kernel_vaddr();
#endif /* CHCORE_KERNEL_TEST *.
        kinfo("[ChCore] mm init finished\n");
#ifdef CHCORE_KERNEL_TEST
        void lab2_test_kmalloc(void):
        lab2_test_kmalloc();
        void lab2_test_page_table(void);
        lab2_test_page_table();
#endif /* CHCORE_KERNEL_TEST */
         /* Init exception vector */
         arch_interrupt_init();
```

```
void arch_interrupt_init_per_cpu(void)
       disable_irq();
       set_exception_vector();
       plat_interrupt_init();
void arch_interrupt_init(void)
       arch_interrupt_init_per_cpu();
memset(irq_handle_type, HANDLE_KERNEL, MAX_IRQ_NUM);
      17 BEGIN_FUNC(set_exception_vector)
      18
              adr x0, el1_vector
      19
              msr vbar_el1, x0 el1_vector (异常向量表)
      20
              ret
      21 END_FUNC(set_exception_vector)
                                                   4
         回顾: 异常向量表基地址寄存器
```

1. 设置CPU异常级别为EL1

2. 设置初始化时的简单页表,并开启虚拟内存机制

TTBR0\_EL1: vaddr=paddr

TTBR1\_EL1: vaddr=paddr + offset

3. 设置异常向量表

每个异常向量表项->异常处理函数

保存&恢复context

硬件的本质是同步/异步异常

## 内核启动前: BIOS的作用

## 从计算机上电到内核开始运行

# 从计算机上电到内核开始运行

#### 1. 上电后,开始执行BIOS ROM中的代码

- 自检 (POST: Power-On Self Test)
- 找到第一个可启动设备(如第一块磁盘)
- 将可启动设备的第一个块(512字节,即MBR)加载到内存0x7c00中
- 跳转到bootloader的内存地址(物理地址0x7c00)并继续执行

### 2. bootloader开始执行

- 将内核的二进制文件从启动设备加载到内存中。
- 若内核文件是压缩包,则对其进行解压
- 跳转到 (解压后的) 内核加载地址 (物理地址) 并继续执行

### 3. 内核代码开始执行

BIOS本质是一个小系统, 具有加载内存的能力

以前内存很小,如果能压缩内核文件几百K是一件很好的事情

#### BIOS

Basic Input/Output System

- BIOS保存在主板的只读内存中(ROM: Read-Only Memory)
- CPU负责执行BIOS, x86 CPU在reset后, PC固定指向0xFFF0 (BIOS物理地址)
- 许多嵌入式设备中并没有BIOS



## 上电自检(POST)

- BIOS程序首先检查, 计算机硬件能否满足运行的基本条件, 这叫做"硬件自检"(Power-On Self-Test)
- 如果硬件出现问题,主板会发出不同含义的蜂鸣,启动中止。如果没有问题,屏幕就会显示出CPU、内存、硬盘等信息。

### **MBR(Master Boot Record)**

- MBR: 主引导记录
  - 磁盘的0柱面0磁头0扇区称为主引导扇区
- 三部分组成
  - 1. 主引导程序 (boot loader)
  - 硬盘分区表DPT (disk partition table)
  - 3. 硬盘有效标志 (0x55AA)



19

#### **EFI/UEFI**

Intel做的兼容性工作 硬件+软件->生态

- · Intel提出来EFI取代BIOS interface
  - EFI (Extensible Firmware Interface)
- ・ 2005年, Intel再次提出UEFI取代EFI
  - UEFI (Unified Extensible Firmware Interface)



两种启动的对比

#### · 定制化的主板(常见的ARM开发板,通常不再扩展其他设备)

- 需要初始化具体主板相关硬件如GPIO和内存等
- 初始化的时候就预先知道有哪些设备
- 一般由厂商提供的BSP完成

### · 通用的主板 (常见如PC,通常需要再插入其他设备)

- 系统配置情况在开机时候是不知道的
- 需要探测 (Probe) 、Training(内存和PCIe)和枚举 (PCIe等等即插即用设备)
- BIOS/EFI提供了整个主板、包括主板上外插的设备的软件抽象
  - 通过定义的接口把这些信息传递给OS, 使OS不改而能够适配到所有机型和硬件

定制化的主板: 在BSP写死

通用主板: 使用BIOS/EFI

# ARM嵌入式设备启动的特点

## ・ 通常与设备强相关

- 厂商提供私有固件 (firmware) 用于初始化
  - 一般称为BSP: Board Support Package
- 不同厂商的方案往往相差很大

## · 缺点: 对可插拔外设的兼容性

- ARM嵌入式设备一般不支持PCIe等外设

# 总结

## · x86平台常见组合

- BIOS (在ROM): 传统BIOS、EFI/UEFI、coreboot
- Bootloader (在磁盘的MBR): NTLDR、Grub
- Linux kernel (在磁盘其他位置)

## · ARM嵌入式平台常见组合

- ROM code (在ROM): 主板厂商私有
- Bootloader (在SD卡): 如uboot (非必须)
- Linux kernel (在SD卡)